• 图片出处
文献标题: 基于Nios Ⅱ的伪随机序列信号发生器IP核设计
文献来源: 郑恭明;沈媛媛;  工矿自动化  2011年  02期
文献关键词: 伪随机码信号发生器Nios ⅡSOPC BuilderAvalon总线IP核
文献摘要: 根据Nios Ⅱ嵌入式系统的Avalon总线规范,提出了一种伪随机序列信号发生器IP核的设计方法,详细介绍了IP核的硬件和软件设计。该方法采用自定制组件的软硬件协同设计,实现了阶次与码字时长可调的伪随机序列信号发生器IP核设计。在可控震源信号发生器设计中对IP核进行验证,证明了其可行性和正确性。
全文图片
  • 正在努力加载………
    加载完成